Exercícios: Aula 08 - Memória Virtual
Resolver esses exercícios ajudará na fixação do conteúdo abordado na Aula 08.
1 - 1. O Abismo Lógico: A Memória Virtual (Básico 1)
**Contexto:**
> Nenhum aplicativo C/C++ ou interpretador em execução roda interagindo fisicamente e sabendo explicitamente qual é o transistor fixo lá no pente da Kingston RAM na placa do data-center.
**Pergunta:** Descreva o conceito fundamental de 1. O Abismo Lógico: A Memória Virtual e liste duas vantagens de seu uso.
2 - 2. TLB, MMU e a Tradução da Página (Básico 2)
**Contexto:**
> Para driblar isso, a arquitetura moderna usa a **TLB (Translation Lookaside Buffer)**. A TLB é uma Cache dentro da CPU que guarda apenas os dicionários recentes das planilhas de referências que dizem se o "0X7FFA falso vira bloco 344 do pente de DDR5 real".
**Pergunta:** Descreva o conceito fundamental de 2. TLB, MMU e a Tradução da Página e liste duas vantagens de seu uso.
3 - 3. Driblando a Paginação como Programador (Intermediário 1)
**Contexto:**
> Ao iterarmos matrizes massivas (Matrizes 2D em C++) na ordem invertida ou em lógicas dispersas `LinkedList->prox`, você não causa apenas *Cache Miss* da Aula 06. Você também destrói toda a cache de pontes *TLB Misses*! Você induzirá Page Faults insanos que derrubarão o throughput (taxa de transferência de dados) em N fatores.
**Pergunta:** Analisando o funcionamento de 3. Driblando a Paginação como Programador, como essa métrica interage em um ambiente prático de compilação ou execução de código C/C++ a nível de sistema operacional?
4 - Resumo Prático (Intermediário 2)
**Contexto:**
> - O ponteiro que o dev manipula com um `int *ptr = &value` em qualquer IDE é puramente 100% Virtual. É o passaporte intermediário.
**Pergunta:** Analisando o funcionamento de Resumo Prático, como essa métrica interage em um ambiente prático de compilação ou execução de código C/C++ a nível de sistema operacional?
5 - 1. O Abismo Lógico: A Memória Virtual (Desafio)
**Contexto:**
> Nenhum aplicativo C/C++ ou interpretador em execução roda interagindo fisicamente e sabendo explicitamente qual é o transistor fixo lá no pente da Kingston RAM na placa do data-center.
**Pergunta (Desafio):** Elabore um cenário de arquitetura onde o uso incorreto ou a falta de entendimento de **1. O Abismo Lógico: A Memória Virtual** cause um problema grave de performance ou vazamento de memória. Como você mitigaria estruturalmente esse gargalo?